Luca Cassano ha conseguito Laurea Triennale e Specialistica, entrambe in Ingegneria Informatica, rispettivamente nel 2006 e nel 2009, presso l'Università di Pisa. Nel 2013 ha conseguito il titolo di Dottore di Ricerca in Ingegneria dell'Informazione, presso il Dipartimento di Ingegneria dell'Informazione dell'Università di Pisa. Durante gli anni del dottorato ha trascorso un periodo di ricerca presso il Dipartimento di Automazione ed Informatica del Politecnico di Torino, sotto la supervisione del Professor Luca Sterpone ed un periodo di ricerca presso il Cognitive Interaction Technology - Center of Excellence (CITEC) dell'Università di Bielefeld, Germania, sotto la supervisione del Professor Mario Porrmann. Attualmente è un ricercatore PostDoc presso il Dipartimento di Elettronica, Informazione e Bioingegneria del Politecnico di Milano, sotto la supervisione della Professoressa Cristiana Bolchini. Con la sua tesi di dottorato, intitolata "Analysis and Test of the Effects of Single Event Upsets Affecting the Configuration Memory of SRAM-based FPGAs", ho vinto le semifinali Europee del TTTC's E. J. McCluskey Doctoral Thesis Award, tenutesi durante la conferenza ETS2014, a Paderborn, Germania, Maggio 26-30 2014, e si è classificato secondo alle finali mondiali dello stesso premio, tenutesi durante la conferenza ITC2014, a Seattle, USA, November 21-23 2014. La sua attività di ricerca è principalmente incentrata su simulazione di guasti, generazione automatica di vettori di test, analisi di non testabilità e diagnosi di circuiti e sistemi digitali, ma è anche interessato all'uso di metodi formali per la verifica di sistemi digitali ed all'analisi energetica di stazioni meteo automatiche.